EDA技术
当前位置:
首页
>
学历类
>
大学试题
>
工学类
>
电子与通信技术
> EDA技术
搜索
[简答题]用74283(4位二进制全加器)加法器和逻辑门设计实现一位8421BCD码加法器电路,输入输出均是BCD码,CI为低位的进位信号,CO为高位的进位信号,输入为两个1位十进制数A,输出用S表示。(化简)
[简答题]用原理图或VHDL输入方式分别设计一个周期性产生二进制序列010********的序列发生器,用移位寄存器或用同步时序电路实现,并用时序仿真器验证其功能。(可预置数11位序列发生器)
[简答题]在VHDL设计中,给时序电路清0(复位)有两种不同方法,它们是什么?如何实现?
[简答题]用Mealy机类型,写出控制ADC0809采样的状态机。
[简答题]能把任意一种进制的值向一整数类型的数据对象赋值吗?如果能,怎样做?
[简答题]给出含有异步清0和计数使能的16位二进制加减可控计数器的VHDL描述。
[简答题]基于原理图输入方式,应用4位全加器(74283)和74374(8D触发器)构成4位二进制加法计数器。如果使用74299(8位通用移位寄存器)、74373(8D锁存器)、D触发器和非门来完成上述功能,应该有怎样的电路?
[简答题]归纳利用Quartus II进行VHDL文本输入设计的流程:从文件输入一直到硬件功能测试。
[简答题]设计VHDL程序,实现两个8位二进制数相加,然后将和左移或右移4位,并分别将移位后的值存入变量AA和BB中。
[简答题]举二例说明,有哪些常用时序电路是状态机比较典型的特殊形式,并说明它们属于什么类型的状态机(编码类型、时序类型和结构类型)。(提示:二进制计数器、“00000001”左循环移位寄存器)
[简答题]基于原理图输入方式,用D触发器构成按循环码(000->001->011->111->101->100->000)规律工作的六进制同步计数器。
[简答题]用74148(8-3线八进位优先编码器)和与非门实现8421BCD优先编码器。用3片74139(2线-4线译码器)组成一个5-24线译码器。
[简答题]基于原理图输入方式,用7490(十进制计数器)设计模为872的计数器,且输出个位、十位、百位都应符合8421码权重。
[简答题]用VHDL设计一个功能类似74LS160(异步复位和同步使能加载的十进制加法计数器)的计数器。
[简答题]什么是固有延时?什么是惯性延时?
[简答题]说明信号和变量的功能特点,以及应用上的异同点。
[简答题]用原理图输入方式设计一个7人表决电路(用4位二进制全加器),参加表决者7人,同意为1,不同意为0,同意者过半则表决通过,绿指示灯亮;表决不通过则红指示灯亮。
[简答题]表达式C<=A+B中,A、B和C的数据类型都是STD_LOGIC_VECTOR,是否能直接进行加法运算?说明原因和解决方法。
[简答题]用同步时序电路对串行二进制输入进行奇偶校验,每检测5位输入,输出一个结果。当5位输入中1的数目为奇数时,在最后一位的时刻输出1。(同步复位)(异步复位)
[简答题]设计一个具有同步置1,异步清0的D触发器。
<<
<
16
17
18
19
20
相关试卷: