更多"试描述一个异步复位、二十进制的减法计数器,写出FPGA程序。"的相关试题:
[单项选择]利用M进制计数器构成N(N<M)进制计数器,异步清0法或异步置0法用于产生清0或置0信号的状态是SN,同步清0法或同步置0法用于产生清0或置0信号的状态是()
A. SN-1
B. SN-2
C. SN
D. SN+1
[单项选择]相同计数模的异步计数器和同步计数器相比,一般情况下相同计数模的异步计数器和同步计数器相比,一般情况下()
A. 驱动方程简单
B. 使用触发器的个数少
C. 工作速度快
D. 以上说法都不对
[简答题]用VHDL设计一个功能类似74LS160(异步复位和同步使能加载的十进制加法计数器)的计数器。
[单项选择]同步计数器和异步计数器的区别是()。
A. 前者各触发器的触发脉冲相同,而后者不同
B. 前者有同步清零端,而后者有异步清零端
C. 前者有同步置数端,而后者异步置数端
D. 前者靠同步输入端控制计数规律,而后者靠异步输入端控制计数规律
[单项选择]把一个五进制计数器与一个四进制计数器串联最大可得到()进制计数器。
A. 4
B. 5
C. 9
D. 20
[判断题]F1系列可编程控制器计数器,不管复位条件是否满足,计数输入每检测到一个上升沿,则计数器记一个数。
[简答题]试描述一个异步清0、异步置1的D触发器,写出FPGA程序。
[简答题]试描述一个同步置数、同步清零的8位加法计数器,写出FPGA程序。
[填空题]通常模值相同的同步计数器比异步计数器的结构(),工作速度()。
[填空题]若加计数器的计数输入电路(CU)复位输入电路(),计数器被复位,复位后其常开触点(),常闭触点(),当前值为0。
[单项选择]用触发器设计一个同步十七进制计数器所需要的触发器数目是()。
A. 2
B. 3
C. 4
D. 5
[单项选择]利用中规模集成计数器构成任意进制计数器的方法是()。
A. 复位法
B. 预置数法
C. 级联复位法
[判断题]在使用PLC的计数器时,只要输入条件不满足,计数器立即复位。
[判断题]利用一个74LS90可以构成一个十二进制的计数器。
[判断题]利用集成计数器芯片的预置数功能可获得任意进制的计数器。
[单项选择]一个八进制计数器,最多能记忆()个脉冲。
A. 7
B. 8
C. 9
[单项选择]二进制计数器的计数长度为16,利用置数功能,可构成长度为()的其他进制计数器。
A. 小于16
B. 大于16
C. 等于16
D. 任意